|
GW48-CP3+
![]()
收藏
現(xiàn)代計(jì)算機(jī)組成與SOC創(chuàng)新設(shè)計(jì)開發(fā)系統(tǒng) 型號(hào):KX-CP3+ 杭州康芯推出的現(xiàn)代計(jì)算機(jī)組成原理/設(shè)計(jì)實(shí)驗(yàn)開發(fā)系統(tǒng)參考了國外著名大學(xué)計(jì)算機(jī)組成與設(shè)計(jì)實(shí)驗(yàn)系統(tǒng)的功能與結(jié)構(gòu),代表了全新的符合國外知名高校同類學(xué)科的計(jì)算機(jī)組成原理實(shí)驗(yàn)理念,為實(shí)驗(yàn)者提供了先進(jìn)的學(xué)習(xí)平臺(tái),克服了傳統(tǒng)實(shí)驗(yàn)中單純基于原理驗(yàn)證模式的,與實(shí)際工程技術(shù)脫鉤,學(xué)用脫節(jié),甚至誤導(dǎo)的缺陷;讓學(xué)生有機(jī)會(huì)接觸到最新的計(jì)算機(jī)組成與設(shè)計(jì)方面的知識(shí),使理論學(xué)習(xí)與工程設(shè)計(jì)相結(jié)合,知識(shí)傳授與自主創(chuàng)新能力培養(yǎng)相結(jié)合,同時(shí)也與國際上大多數(shù)高校的計(jì)算機(jī)組成原理課實(shí)驗(yàn)內(nèi)容與方法接軌。 ★ GW48-CP系列的優(yōu)勢(shì)與特色: ◇ 在計(jì)算機(jī)設(shè)計(jì)方面能強(qiáng)化專業(yè)特色。目前國內(nèi)不少計(jì)算機(jī)專業(yè)本科生就業(yè)率堪憂,癥結(jié)何在?事實(shí)上本科計(jì)算機(jī)專業(yè)的課程,高職高專中也類同;而本科電子、通信、自動(dòng)化等專業(yè)也有同類課程;顯然在職場(chǎng)上,前者待遇要求不高,后者專業(yè)特色明顯,而計(jì)算機(jī)專業(yè)學(xué)生將處于不利地位。競(jìng)爭(zhēng)世界,特色乃生存根本!目前計(jì)算機(jī)專業(yè)課程設(shè)置和實(shí)驗(yàn)內(nèi)容殛需改革! ◇ 規(guī)范而完整的配套教材。配套教材:《現(xiàn)代計(jì)算機(jī)組成原理》“十一五”國家級(jí)規(guī)劃教材”,國家級(jí)精品教材(說明國家級(jí)精品教材評(píng)審專家對(duì)于該教材中的教學(xué)理念、教學(xué)內(nèi)容、實(shí)驗(yàn)內(nèi)容和實(shí)驗(yàn)?zāi)J降恼J(rèn)可與推薦),含教材配套教學(xué)課件和實(shí)驗(yàn)課件,示例豐富,多數(shù)基于SOC片上系統(tǒng)設(shè)計(jì)理念。 該教材也在一定程度上解決了國內(nèi)本科計(jì)算機(jī)專業(yè)教學(xué)中普遍存在并亟待解決的弊端:只學(xué)軟件設(shè)計(jì)不學(xué)硬件設(shè)計(jì)、只學(xué)軟件計(jì)算機(jī)語言不學(xué)硬件計(jì)算機(jī)語言、只學(xué)使用計(jì)算機(jī)而不學(xué)設(shè)計(jì)計(jì)算機(jī)。 ◇ 滿足現(xiàn)代計(jì)算機(jī)工程的必要條件。無論是傳統(tǒng)8位驗(yàn)證性模型計(jì)算機(jī)設(shè)計(jì),還是自主CPU設(shè)計(jì),乃至32位嵌入系統(tǒng)設(shè)計(jì),都能由單一FPGA實(shí)現(xiàn),這與現(xiàn)代SOC片上系統(tǒng)設(shè)計(jì)技術(shù)相吻合。 ◇ 實(shí)驗(yàn)內(nèi)容面向工程實(shí)際。這使學(xué)生不僅僅了解計(jì)算機(jī)的工作原理,更能自主設(shè)計(jì),培養(yǎng)人才市場(chǎng)急需的自主創(chuàng)新型人才。 ◇ 能完成計(jì)算機(jī)體系結(jié)構(gòu)相關(guān)實(shí)驗(yàn)。除能完成基于EDA的計(jì)算機(jī)組成實(shí)驗(yàn)外,還能完成計(jì)算機(jī)體系結(jié)構(gòu)課程相關(guān)的實(shí)驗(yàn)。 ◇ 提供實(shí)現(xiàn)滿足工程實(shí)際的IP核。如MAMTOR公司的8086/8088 8255 IP核,8051/8052核,ALTERA的32位NiosII核等,以現(xiàn)代全新的技術(shù)和方式完成實(shí)驗(yàn)與設(shè)計(jì)。 ◇ 能完成現(xiàn)代計(jì)算機(jī)組成原理課的前期課程及實(shí)驗(yàn)。即包括實(shí)現(xiàn)硬件描述語言HDL教學(xué)實(shí)驗(yàn)的全部?jī)?nèi)容。 ◇ 將畢業(yè)設(shè)計(jì)內(nèi)容與工程需求同就業(yè)需求相結(jié)合。使學(xué)生能與現(xiàn)代電子工程技術(shù)0接觸,為畢業(yè)設(shè)計(jì)學(xué)生提供面向工程實(shí)際,自主設(shè)計(jì)和創(chuàng)新開拓的題目,使求職者擁有更雄厚的就業(yè)資本,使學(xué)生一跨出校門就擁有社會(huì)急需的競(jìng)爭(zhēng)力 ★ 傳統(tǒng)/現(xiàn)代計(jì)算機(jī)組成原理實(shí)驗(yàn)系統(tǒng)性能特點(diǎn)比較
系統(tǒng)配置:
一、計(jì)算機(jī)組成原理與計(jì)算機(jī)體系結(jié)構(gòu)類: ◇ 算術(shù)運(yùn)算器、ROM、單雙口RAM、FIFO、FPGA外部RAM/Flash存儲(chǔ)器實(shí)驗(yàn); ◇ 微控制器時(shí)序電路、乘法累加器設(shè)計(jì)、程序計(jì)數(shù)器與地址寄存器; ◇ 微控制器設(shè)計(jì)、總線控制器、鎖相環(huán)應(yīng)用、嵌入式邏輯分析儀應(yīng)用等; ◇ 8位微程序控制的模型計(jì)算機(jī)的設(shè)計(jì)與實(shí)現(xiàn)。包括CPU設(shè)計(jì),硬件指令設(shè)計(jì),軟硬件聯(lián)合開發(fā)等; ◇ 基于FPGA的片上系統(tǒng)(SOC)的MCS-51單片機(jī)IP核實(shí)驗(yàn)與設(shè)計(jì) ◇ 基于狀態(tài)機(jī)的完整16位CPU設(shè)計(jì)。包括CPU設(shè)計(jì),硬件指令設(shè)計(jì),軟硬件聯(lián)合開發(fā),SOC實(shí)現(xiàn)等; ◇ 基于流水線構(gòu)架的16位RISC CPU設(shè)計(jì)及計(jì)算機(jī)體系結(jié)構(gòu)相關(guān)實(shí)驗(yàn), ; ◇ 基于FPGA的片上系統(tǒng)32位軟核嵌入式系統(tǒng)軟硬件設(shè)計(jì); ◇ 計(jì)算機(jī)系統(tǒng)創(chuàng)新設(shè)計(jì)與實(shí)驗(yàn)。 二、硬件描述語言HDL與EDA技術(shù)類實(shí)驗(yàn)和設(shè)計(jì)。如移位相加硬件乘法器設(shè)計(jì)、用流水線技術(shù)設(shè)計(jì)高速數(shù)字相關(guān)器、線性反饋移位寄存器設(shè)計(jì)、VGA圖像顯示控制器設(shè)計(jì)、直接數(shù)字式頻率合成器設(shè)計(jì)等實(shí)驗(yàn)。 三、基于單片F(xiàn)PGA的8086/8088 CPU核,8253/8254 IP核(定時(shí)器);8250 IP核(UART串行通信);8237 IP核(DMA控制器);8259 IP核(可編程中斷控制器),鎖相環(huán)核等經(jīng)典IBM計(jì)算機(jī)系統(tǒng)設(shè)計(jì)。由于8086/8088核的全兼容性,傳統(tǒng)微機(jī)原理及微機(jī)接口實(shí)驗(yàn)中的C和8086匯編程序都能直接由該核運(yùn)行,完成基于EDA技術(shù)的微機(jī)原理及微機(jī)接口方面的部分實(shí)驗(yàn)。 四、全國大學(xué)生電子設(shè)計(jì)競(jìng)賽培訓(xùn)及開發(fā)。能承擔(dān)大學(xué)生電子設(shè)計(jì)競(jìng)賽中許多設(shè)計(jì)題目的培訓(xùn)任務(wù),進(jìn)一步強(qiáng)化計(jì)算機(jī)學(xué)生基于現(xiàn)代電子技術(shù)的硬件系統(tǒng)設(shè)計(jì)能力。 五、基于MATLAB和DSP Builder的全硬件高速DSP系統(tǒng)實(shí)驗(yàn)和設(shè)計(jì)(需要增配多通道超高速ADC/DAC適配板)。 ★ 實(shí)驗(yàn)調(diào)試途徑: ◇ 時(shí)序仿真和功能仿真:基于Quartus II,可完成軟硬件聯(lián)合調(diào)試的Timing /Functional Simulation,延時(shí)精度小于1ns。這是傳統(tǒng)實(shí)驗(yàn)?zāi)J剿鶡o法比擬的。該仿真工具將使學(xué)生更加深入地理解計(jì)算機(jī)的工作時(shí)序。 ◇ 嵌入式邏輯分析儀測(cè)試:基于Quartus II,可使用嵌入式邏輯分析儀SignalTapII對(duì)CPU內(nèi)部的任何信號(hào)節(jié)點(diǎn)和總線數(shù)據(jù)進(jìn)行實(shí)時(shí)測(cè)試和觀察(圖13-46),號(hào)通過實(shí)驗(yàn)系統(tǒng)配置的USB-Blaster送到PC機(jī)屏幕觀察。也可軟硬件同步觀察。 ◇ 在系統(tǒng)RAM/ROM測(cè)試:基于QuartusII,使用In-System Memory Content Editor對(duì)FPGA中CPU的ROM/RAM下載程序代碼,并實(shí)時(shí)觀察CPU運(yùn)行過程中數(shù)據(jù)RAM中的內(nèi)容變化,并實(shí)時(shí)編輯。這是調(diào)試CPU工作軟件的一種有效方法。 ◇ 利用實(shí)驗(yàn)系統(tǒng)上的(黑白或彩色)液晶屏、數(shù)碼管、發(fā)光管和各類信號(hào)源等進(jìn)行調(diào)試和觀察。 |